半岛全站(中国)官方网站IOS/安卓通用版/手机APP

广州半岛电子元件有限公司欢迎您!

PCB设计有什么半岛全站平台“捷径”可以走?这些经验一定得看!

作者:小编    发布时间:2024-11-27 11:06:56    浏览量:

  半岛全站平台半岛全站平台一个产品的成功与否,一是要注重内在质量,二是兼顾整体的美观,两者都较完美才能认为该产品是成功的。

  在一个PCB板上,元件的布局要求要均衡,疏密有序,不能头重脚轻或一头沉。

  印制板尺寸是否与加工图纸尺寸相符?能否符合PCB制造工艺要求?有无定位标记?

  在布线时,模拟器件和数字器件都需要这些类型的电容,都需要靠近其电源引脚连接一个旁路电容,此电容值通常为 0.1μF。引脚尽量短,减小走线的感抗,且要尽量靠近器件。

  在电路板上加旁路或去耦电容,以及这些电容在板上的布置,对于数字和模拟设计来说都属于基本常识,但其功能却是有区别的。

  在模拟布线设计中旁路电容通常用于旁路电源上的高频信号,如果不加旁路电容,这些高频信号可能通过电源引脚进入敏感的模拟芯片。一般来说,这些高频信号 的频率超出 模拟器件抑制高频信号的能力。

  如果在模拟电路中不使用旁路电容的话,就可能在信号路径 上引入噪声,更严重的情况甚至会引起振动。而对于控制器和处理器这样的数字器件 来说,同样需要去耦电容,但原因不同。

  这些电容的一个功能是用作“微型”电荷库,这是因为在数字电路中,执行门状态的切换(即开关 切换)通常需要很大的电流,当开关时芯片上产生开关瞬态电流并流经电路板,有这额外的 “备用”电荷是有利的。

  如果执行开关动作时没有足够的电荷,会造成电源电压发生很大变化。电压变化太大,会导致数字信号电平进入不确定状态,并很可能引起数字器件中的状态机错误运行。

  流经电路板走线的开关电流将引起电压发生变化,由于电路板走线 存在寄生电感半岛全站平台,则可采用如下公式计算电压的变化:

  其中V=电压的变化,L=电路板走线感抗,dI=流经走线的电流变化,dt=电流变化的时间。

  因此,基于多种原因,在供电电源处或有源器件的电源引脚处施加旁路(或去耦)电容是 非常好的做法。

  输入上的开关噪声耦合到了电源输出的平面。输出电源的MOS管的开关噪声影响了前级的输入电源。

  如果电路板上存在大量大电流DCDC,则有不同频率,大电流高电压跳变干扰。

  所以我们需要减小输入电源的面积,满足通流就可以。所以在电源布局的时候半岛全站平台,要考虑避免输入电源满板跑。

  电源线和地线的位置良好配合,可以降低电磁干扰(EMl)的可能性。如果电源线和地线配合不当,会设计出系统环路,并很可能会产生噪声。

  电源线和地线配合不当的PCB 设计示例如图所示。在此电路板上,使用不同的路线来布电源线和地线,由于这种不恰当的配合,电路板的电子元器件和线路受电磁干扰 (EMI)的可能性比较大。

  在每个 PCB 设计中,电路的噪声部分和“安静”部分(非噪声部分)要分隔开。

  一般来说,数字电路可以容忍噪声干扰,而且对噪声不敏感(因为数字电 路有较大的电压噪声容限);相反,模拟电路的电压噪声容限就小得多。两者之中,模拟电路对开关噪声最为敏感。在混合信号系统的布线中,这两种电路要分隔开。

  在布局过程中,需要考虑散热风道,散热死角;热敏感器件不要放在热源风后面。

  优先考虑DDR这样散热困难户的布局位置。避免由于热仿真不通过,导致反复调整。

  在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。

  PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。

  自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。并试着重新再布线,以改进总体效果。

  对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用半岛全站平台,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。

  既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。

  对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:

  尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线.05~0.07mm,电源线 mm对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)

  用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。

  现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。

  数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。

  数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。

  在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。

  在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:

  容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),

  这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。

  在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。

  而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。

  标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。

  布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:

  线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。

  电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。

  对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。

  在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。

  多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。

  1)对于高频电流来说,当导线的拐弯处呈现直角甚至锐角时,在靠近弯角的部位,磁通密度及电场强度都比较高,会辐射较强的电磁波,而且此处的电感量会比较大,感抗便也比钝角或圆角要大一些。

  2)对于数字电路的总线布线来说,布线拐弯呈现钝角或圆角,布线所占的面积比较小。在相同的线间距条件下,总的线间距所占的宽度要比直角拐弯的少0.3倍。

  1)时钟、复位、100M以上信号以及一些关键的总线信号等与其他信号线W原则,同层和相邻层无较长平行走线,且链路上过孔尽量少。

  2)高速信号的过孔数量问题,有些器件指导书上一般对高速信号的过孔数量要求比较严格,咨询互连的原则的是除了必须的管脚fanout过孔外,严禁在内层打多余的过孔,他们布过8G的PCIE 3.0的走线个过孔,没有问题。

  3)同层时钟及高速信号中心距需严格满足3H(H为走线层到回流平面间距);相邻层的信号严禁重叠,建议也满足3H的原则,关于上述的串扰问题,有工具可以检查的。

  1)走线要求尽量最短,不走闭环,不走锐角直角,线的宽度一致,没有浮空线。

  2)差分信号线一般都是走的高速信号,其要满足阻抗的对称性,差分线不能交叉走线mil,差分线之间和单个差分线到地之间都要满足阻抗要求。差分走线个,差分线W规则。

  3)一般晶振、pll滤波器件、模拟处理信号处理芯片、电感、变压器下禁止走时钟线、控制线、电磁敏感线)模拟信号与数字信号,电源线与控制信号线,弱信号与其他任何信号都不能并排走线,应该分层(最好有地隔离)或相距较远走线。

  (注:时钟布线的时候,一定要注意和数据线、控制信号线的有效隔离,距离越远越好,尽可能不要布在同层。)5)强辐射信号线(高频、高速,尤以时钟线为甚)不要靠近接口、拉手条等以防对外辐射。

  (主要指:弱信号、复位信号、比较器的输入信号、AD的参考电源、锁相环滤波信号、芯片内部的PLL电路的滤波部分。)

  长距离走线时可以包地(应注意包地可能会引起阻抗变化)、内层走线。另外,对于ESD较弱的芯片的走线,建议内层走线,可以减弱芯片损坏的概率。布线约束:电源

  1)注意电源退耦、滤波,防止不同单元通过电源线产生干扰,电源布线时电源线之间应相互隔离。电源线与其它强干扰线(如CLK)用地线隔离。

  2)小信号放大器的电源布线需要地铜皮及接地过孔隔离,避免其它EMI干扰窜入,进而恶化本级信号质量。

  1)电源部分导线印制线在层间转接的过孔数符合通过电流的要求(1A/Ф0.3mm 孔)

  2)PCB的POWER部分的铜箔尺寸符合其流过的最大电流,并考虑余量(一般参考为1A/mm线宽)

  调整各组内滤波电容方向,缩小地回路。如图15所示的三个滤波电容,接地偏向于相关的RF 器件方向,尤其是高频滤波电容。

  RF 主信号路径上的接地器件和电源滤波电容需要接地时,为减小器件接地电感,要求就近接地。

  3)有些元件的底部是接地的金属壳,要在元件的投影区内加一些接地孔,投影区内的表面层不得布信号线和过孔;

  4)接地线需要走一定的距离时,应加粗走线导引波长,以防止天线效应导致信号辐射;

  H表示介质层厚度。在3H范围内,不得有其它信号过孔。禁止RF 信号走线跨第二层的地平面缝隙。非耦合微带线间要加地铜皮,并在地铜皮上加地过孔。微带线H以上。微带线不得跨第二层地平面的分割线。

  5)RF信号布线周围如果存在其它RF信号线,就要在两者之间辅地铜皮,并在地铜皮上间隔100mils左右加一个接地过孔,起隔离作用。

  8)器件安装孔是非金属化孔时,RF 信号布线要远离器件安装孔。需要在RF信号布线与安装孔间辅进地铜皮,并加接地过孔。

推荐新闻

关注半岛全站

网站地图 txt地图